haber

İş ortakları HLS ve FPGA teknolojisini birleştiriyor

Tasarımcılar, HLS ve Achronix’in ACE tasarım araçlarını kullanarak C ++ 'dan FPGA'ya hızla gitmek için entegre geliştirme ortamını (IDE) kullanabilirler. Bu kombinasyon, kanıtlanmış C tabanlı tasarım akışı kullanılarak yapılandırılmış SoC'lerde yüksek performanslı FPGA teknolojisi gerektiren 5G kablosuz ve diğer tasarım uygulamalarının geliştirme çabalarını azaltabilir.

Calypto Systems bölümü pazarlama direktörü Ellie Burns, “Achronix eFPGA, sahada programlanabilir bir SoC'deki geç değişen ve yeni gereksinimlere uyum sağlamak için muazzam bir yetenek sunuyor. Catapult HLS ve C ++ doğrulama hızı ile birleştiğinde, yonga tasarımcıları artık algoritma değişikliğinden haftalar veya aylar yerine günler içinde yeni düşük güçlü, yüksek performanslı donanıma kolayca geçebilir. ”

İş ortaklarının teknoloji akışı, tasarımcıların IP geliştirmenin son aşamalarında algoritmik değişiklikler yapmalarını ve dijital mikro mimariyi optimize etmelerini sağlar. Oluşturulan kayıt aktarım seviyesi (RTL) kodu için yazılım testleri yeniden kullanılabilir, bu da özel RTL test tezgahlarına olan ihtiyacı% 80'in üzerinde azalttığı iddia edilir.

Speedcore eFPGA IP, müşterilerin belirli bir uygulamanın gereksinimlerini karşılamak için belirli mantık, bellek ve DSP kaynaklarına sahip özelleştirilmiş bir programlanabilir yapı oluşturmalarını sağlar. 5G kablosuz altyapısının yanı sıra veri merkezlerinde, gelişmiş sürücü destek sistemlerinde (ADAS) ve otonom araçlarda kullanılabilirler.