메시지

RISC-V 정상 회의

RISC-V를위한 강력한 생태계 구축을 지원하기 위해 IAR Systems의 두 가지 발표가있었습니다. 첫 번째는 IP 제공 업체 인 SiFive와 협력하여 이전의 컴파일러 및 디버거 도구를 구성 가능한 프로세서 코어 IP로 가져 오는 데 협력했습니다.

툴과 IP의 통합은 개발자가 제품을 제공하고 개방형 무료 명령어 세트 아키텍처 (ISA)의 배포를 늘리는 데 도움이 될 것으로 기대됩니다.

IAR Systems의 최고 전략 책임자 인 Anders Holmberg는 개발자가 생산성을 높이고 혁신에 집중할 수 있도록 돕는 것이 목표라고 말했다. “SiFive는 상용 RISC-V 코어 IP의 선두 주자이며 툴체인 IAR Embedded Workbench는 임베디드 애플리케이션 구축에 가장 널리 사용되는 툴체인입니다. 이 악센트는 컴퓨팅 워크로드를 충족시키기 위해 확장 가능하고 효율적인 맞춤형 실리콘 및 개발 도구에 있습니다.

RISC-V 용 IAR Embedded Workbench는 2019 년 중반에 제공 될 예정입니다. 툴체인은 시뮬레이터 및 하드웨어 디버깅을 지원하는 통합 디버거뿐만 아니라“최고의 코드 품질, 크기 및 속도”를 제공한다고 주장합니다.

또한 소프트웨어 회사는 CPU IP 제공 업체 인 Andes와 파트너십을 발표하여 RISC-V 용 IAR Embedded Workbench에서 회사의 RISC-V 코어 인 AndesCore N25 (F) / NX25 (F) 및 A25 / AX25를 지원했습니다. 첫 번째 버전은 2019 년 중반에 제공 될 예정입니다. AndeStar V5 명령어 확장 및 ACE (Andes Custom Extension) 명령어 사용자 정의 기능은 Workbench와 결합하여 RISC-V 코어의 코드 속도를 최대화하고 코드 크기를 최소화합니다.

자동화 및 실시간 컴퓨팅

Codasip은 최신 툴 스위트 버전과 Linux 및 실시간 컴퓨팅에 최적화 된 새로운 EOSC-V 코어를 발표했습니다.

개발자는 Studio 8 도구 모음을 사용하여 프로세서에 대한 높은 수준의 설명을 작성하고 디자인 (그림)을 자동으로 합성합니다.

Chris RIS 부사장은“RISC-V ISA 사양이 점점 더 많은 옵션 아키텍처 확장을 발전시키고 추가함에 따라, 빠른 아키텍처 탐색과 쉽게 구현 가능한 RTL을 간단하게 생성 할 수있는 프로세서 설계 방법론이 필수적이되었습니다. Codasip 마케팅. 툴킷을 소개하면서“RISC-V에 최적화 된 고급 프로세서 기술 언어가 필요하다”고 덧붙였다.

프로세서 설명은 아키텍처 설명 언어 인 CodAL로 작성된 다음 디자인의 RTL, 테스트 벤치, 가상 플랫폼 모델 및 프로세서 소프트웨어 개발 키트 (C / C ++ 컴파일러, 디버거, 프로파일 러)가 자동으로 합성됩니다. 이 방법론은 CodAL to Time의 명령 정확한 (IA) 프로세서 모델을 사용하여 완전한 SDK를 유지함으로써 완전한 SDK (Software Development Kit)를 유지 관리하는 데 소요되는 시간을 줄입니다. 그렇지 않으면 완전한 SDK를 유지 보수하는 데 필요한 구현 방법 덕분에 구현이 크게 줄어 듭니다. SDK 생성을위한 CodAL의 명령 정확도 (IA) 프로세서 모델 및 구현을위한주기 정확한 모델.

8 세대 툴 제품군의 새로운 기능과 특징으로는 LLVM 디버거 및 OpenOCB, Eclipse Oxygen 기반의 Studio / CodeSpace 통합 개발 환경 (IDE) 지원,보다 대화식 콘솔 및 테스트 스위트 개선 및 사용자 정의 RISC 지원 검증 등이 있습니다. -V 확장.

이 회사는 또한 64 비트 Bk7 프로세서를 도입하여 Bk 제품군에 추가했습니다. 여기에는 Linux와 같은 운영 체제, 널리 사용되는 RISC-V 표준 확장 및 산업 표준 외부 인터페이스와 같은 가상 주소 지정 지원 기능을 갖춘 분기 예측 기능이있는 7 단계 파이프 라인, 선택적 MMU (전체 메모리 관리 장치)가 있습니다.

이 회사는 현재까지 회사의 최고 성능 프로세서이며 개발자가 지침, 레지스터 또는 인터페이스를 추가 할 수 있도록 사용자 정의 할 수 있습니다.

Studio 8 및 Bk7 프로세서는 일반적으로 2019 년 1 분기에 제공되며 선택한 고객에게 즉시 액세스 할 수 있습니다.

마이크로 칩은 업계 최초의 RISC-V SoC FPGA 아키텍처라고 생각되는 것을 Mi-V 에코 시스템에 추가한다고 발표했다. FPGA는 Microsemiconductor PolarFire FPGA와 RISC-V ISA 기반의 마이크로 프로세서 서브 시스템을 결합합니다.

정상 회담을 앞두고 Linux Foundation은 RISC-V 재단과의 협력을 통해 오픈 소스 개발 및 RISC-V ISA 채택을 가속화했습니다.