Vijesti

Pogled sa vrha RISC-V

Dvije su najave tvrtke IAR Systems podržale uspostavu robusnog ekosustava za RISC-V. Prvi je s IP davateljem, SiFive, surađivao na dovođenju nekadašnjeg alata za sastavljanje i uklanjanja pogrešaka u konfigurabilnu IP procesorsku jezgru.

Očekuje se da će integracija alata i IP-a podržati programere u isporuci proizvoda i povećati primjenu otvorene, besplatne arhitekture skupa instrukcija (ISA).

Anders Holmberg, glavni direktor strategije za IAR Systems, rekao je da je cilj pomoći programerima da povećaju produktivnost i usredotoče se na inovacije. "SiFive je lider u komercijalnom RISC-V core IP-u, a naša alatna mreža IAR Embedded Workbench najraširenija je skupina alata za izgradnju ugrađenih aplikacija", rekao je. Naglasak je na skalabilnom, učinkovitom prilagođenom siliciju i razvojnim alatima kako bi se udovoljilo izračunavanju radnog opterećenja.

IAR ugrađeni radni sto za RISC-V bit će dostupan sredinom 2019. godine. Alat tvrdi da nudi "vodeću kvalitetu, veličinu i brzinu koda", kao i integrirani program za uklanjanje pogrešaka s simulatorom i hardverskom podrškom za uklanjanje pogrešaka.

Softverska kompanija najavila je i partnerstvo s CP-ovim dobavljačem IP-a, Andesom, kako bi podržali tvrtke RISC-V jezgre, AndesCore N25 (F) / NX25 (F) i A25 / AX25, u IAR ugrađenom radnom stolu za RISC-V. Prva verzija bit će dostupna sredinom 2019. godine. Proširenje upute AndeStar V5 i mogućnosti prilagodbe nastavka Andes Custom Extension (ACE) bit će u kombinaciji s Workbenchom kako bi se maksimizirala brzina koda i minimizirala veličina koda za RISC-V jezgre.

Automatizacija i računanje u stvarnom vremenu

Codasip je najavio najnoviju verziju svog alata i novu EOSC-V jezgru optimiziranu za Linux i računanje u stvarnom vremenu.

Paket alata Studio 8 omogućava programerima da napišu opis procesora na visokoj razini i automatski sintetiziraju dizajn (na slici).

"Kako se specifikacija RISC-V ISA razvija i dodaje sve veći broj neobaveznih proširenja arhitekture, nužna je metodologija dizajna procesora koja omogućava i brzo arhitektonsko istraživanje i pojednostavljeno stvaranje lako izvedivog RTL-a", primijetio je Chris Jones, potpredsjednik Marketing u Codasipu. "Potreban je jezik opisa jezika procesora na visokoj razini optimiziran za RISC-V", dodao je, uvodeći paket alata.

Opis procesora napisan je na CodAL-u, jeziku opisa arhitekture, a zatim se automatski sintetiziraju RTL, testni uređaj, modeli virtualne platforme i razvojni kompleti softverskog softvera (C / C ++ prevodilac, debugger, profiler) dizajna. Metodologija smanjuje utrošak vremena za održavanje kompletnog softverskog kompleta za razvoj softvera (SDK) primjenom preciznog (IA) modela procesora u CodAL to Timeu koji bi inače bio potreban za održavanje kompletnog SDK-a, a implementacija je značajno smanjena zahvaljujući metodologiji koja koristi model s procesorom precizan (IA) u CodAL-u za generiranje SDK-a i ciklus točan model za implementaciju.

Nove funkcionalnosti i značajke za alata za osmu generaciju uključuju podršku za program za ispravljanje pogrešaka LLVM i OpenOCB, Studio / CodeSpace integrirano razvojno okruženje (IDE) temeljeno na Eclipse Oxygen i više interaktivnih konzola i poboljšanja testnih skupova i provjere za podršku RISC-u koji je definirao korisnik -V proširenja.

Tvrtka je također predstavila 64-bitni Bk7 procesor, dodajući obitelj Bk. Ima cjevovod od sedam stupnjeva s predviđanjem grana, opcijsku jedinicu za upravljanje cjelovitom memorijom (MMU) s podrškom za virtualno adresiranje za operativne sustave kao što su Linux, popularna RISC-V standardna proširenja i industrijska standardna vanjska sučelja.

To je do sada najuspješniji procesor tvrtke i prilagodljiv je programerima za dodavanje uputa, registra ili sučelja.

Studio 8 i Bk7 procesor općenito će biti dostupni Q1 2019. uz rani pristup odabranim kupcima odmah.

Microchip je objavio da dodaje svoj mikro-ekosustav RISC-V SoC FPGA u industriji, za što vjeruje da je prvi. FPGA kombiniraju Microsemiconductor PolarFire FPGAs i mikroprocesorski podsustav temeljen na RISC-V ISA.

Uoči samita, Linux Foundation najavila je suradnju s RISC-V Fondacijom kako bi ubrzala razvoj otvorenog koda i usvajanje RISC-V ISA.