Noticias

Xilinx adopta la computación heterogénea con los primeros ACAP

Xilinx embraces heterogeneous computing with first ACAPs

Versal AI y Versal Prime se introdujeron en el Foro de Desarrolladores en respuesta a la necesidad de una computación heterogénea para procesar los volúmenes de datos en uso en la actualidad.

"Versal es una tecnología disruptiva", dijo Kirk Saban, director sénior de marketing técnico y de productos de Xilinx en una sesión informativa previa.

“Ninguna arquitectura prevalece hoy; Esta es la era de la computación heterogénea ”, anunció. "Los desarrolladores de hoy necesitan programabilidad de software, rendimiento para una amplia gama de aplicaciones; necesitan portar y adaptar el código para proporcionar el mejor rendimiento para una aplicación. En esto [los desarrolladores] son ​​independientes del hardware ”.

Como resultado, dijo Saban, se necesita una plataforma que pueda escalar y seguir el ritmo de la innovación.

La serie AI Core está diseñada para combinar inferencia con motores escalables adaptables para cargas de trabajo adaptables para la aplicación, explicó Saban. La serie está optimizada para la nube, las redes y la tecnología autónoma, y ​​está compuesta por cinco dispositivos con 128 a 400 motores AI.

Los dispositivos se basan en procesadores de aplicación de doble núcleo Arm Cortex-A72, procesadores de doble núcleo Arm Cortex-R5 en tiempo real. Además de 1,9 millones de celdas lógicas del sistema, hay 32 Mbit de nuevos bloques RAM de acelerador que admiten jerarquías de memoria personalizadas.

PCIe Gen4 de ocho y 16 carriles, y las interfaces de host CCIX se proporcionan, junto con 32G SerDes, hasta cuatro controladores de memoria DDR4 integrados, hasta cuatro MAC de Ethernet de velocidad múltiple y 650 E / S de alto rendimiento para MIPI D- PHY, NAND, interfaz de memoria de clase de almacenamiento y LVDS.

Una red en chip (NoC) tiene hasta 28 puertos maestro / esclavo y ofrece un ancho de banda de múltiples Tbps a baja latencia.
La serie Versal Prime es la opción de rango medio en la cartera y apunta a la aceleración en línea, como se usa en la formación de haces de radar, por ejemplo. Se basa en los mismos núcleos Arm que AI Core y está compuesto por nueve dispositivos.

Tiene más de 4.000 motores DSP, para punto flotante de alta precisión con baja latencia y más de dos millones de celdas lógicas del sistema, 200 Mbit de UltraRAM, más de 90 Mbit de RAM en bloque y 30 Mbit de RAM distribuida. La serie también incluye interfaces de host PCIe Gen4 y CCIX de cuatro y ocho carriles, SerDes y 58G PAM4 SerDes, hasta seis controladores de memoria DDR4 integrados, hasta cuatro MAC de Ethernet de velocidad múltiple, E / S para MIPI D-PHY, NAND , e interfaces de memoria de clase de almacenamiento, LVDS y HD I / O para interfaz de 3.3V.

Las aplicaciones de destino son equipos de prueba de comunicaciones, red de centros de datos y aceleración de almacenamiento, Ethernet Nx100G y redes de transporte óptico (OTN), interruptores de transmisión, imágenes médicas y control de aviónica.

La serie Versal se basa en la tecnología de proceso FinFET de 7 nm de TSMC. AI Core y Premium están con los clientes a través del programa de acceso temprano de Xilinx y estarán generalmente disponibles en la segunda mitad de 2019.

En su discurso de apertura, el CEO de Xilinx, Victor Peng, describió a Versal como "silicio personalizado sin hacer silicio personalizado: es escalable y extensible".

El AI Core está diseñado para el rendimiento de interferencia de AI, mientras que el Prime es la aplicación más amplia de rango medio, ambos disponibles en 2019. En 2020, la compañía presentará el Premium, con 112G SerDes y 600G core y el AI Edge, la potencia más baja Familia AI. Más adelante en 2020, se presentará el AI RF. Esto ha integrado RF para aplicaciones inalámbricas 5G. En 2011, se presentará la opción HBM, para integración de memoria.

Aquí hay un entorno de desarrollo para habilitar Versal. Su paquete de software incluye controladores, middleware, bibliotecas y soporte de marco de software. Las herramientas de programación de software se anunciarán el próximo año.